I2S FIFO Low Jitter Reclocker

 


頗有名氣的IAN'S FIFO,經過六七年的開發演進,應該是DIY界對於JITTER、RECLOCK最具盛名的解決方案了。目前預購的是FIFO 2020 Q3版本,法國網站已經有上架了。


FIFO Pi簡而言之有三大功能:
1. 訊號電氣隔離
2. 緩衝訊號並重整出低Jitter訊號
3. 重整時鐘訊號,並且為超低Jitter

PCM支援到768KHZ,DSD支援到DSD1024,都是相當前衛了。
FIFO PI有一個最狂的功能就是內建硬體昇頻,支援16BIT昇為32BIT;等於是
PCM 32BIT/768KHZ,這是市場上DAC能支援的最高規格了!


Q3做了很多改進,是目前最新的版本。對於像我不用樹梅派的人來說,其實也可以很好地相容IAN'S FIFO,他都幫你想好了。透過"BRIDGEPI",使用者可以插入一張常見的XMOS或者AMENERO USB轉I2S-20PIN的轉接卡。那麼透過Bridge-PI,USB轉成I2S的訊號就可以接入PI的GPIO針腳,就可以跟FIFO相容了。
最後,可以選擇TRANSCEIVER或者TRANSPORTPI來輸出LVDS BY HDMI界面或者同軸等。
目前比較新的DAC都有獨立的HDMI I2S接口,因此IAN'S FIFO也可以很好地相容這樣的傳輸介面。


IAN'S FIFO應該是目前最好的DIY USB轉I2S界面了,FIFO Q3報價是135USD,加上BRIDGEPI=29USD、HDMIPI=25USD,那麼對於以電腦當訊源DIY者來說,整套FIFO最低是189USD,加運費大概六千元台幣。


在基本款上面,還有一些可以按照個人喜好升級的地方,像是那兩顆XO,原廠是沒有給到CCHD-975這種等級,這要自行升級;另外最近PULSAR XO聽說評價也不錯,當然也可以相容FIFO Q3的DIP-14腳位。



FifoPi Q3 new improvements
  • Supports XOs with and without an OE pin
  • Uses pure 3.3V for clean side DC power input. All LDOs at the clean side had been removed to make it possible to work with a better 3.3V LifePO4 or ultra capacitor power supply solution directly.
  • With optional u.fl XO input sockets to work with external XOs through coaxial cables.
  • Supports single XO mode
  • SMT XO sockets, easy to replace and remove.
  • With both isolated MUTE and isolated DSD EN outputs to work better with pure DSD DACs or external PCM/DSD DACs (through TransportPi or HdmiPi).
  • New 300MHz high speed flip-flops to lower the additive jitter of I2S/DSD re-clocking at finial output stage.
  • Optimized decoupling networks to improve power supply performance.





No comments:

Post a Comment

Improved vacuum tube models for SPICE simulations

  Improved vacuum tube models for SPICE simulations from: https://www.i-t.com/blog/updating-norman-korens-tube-amplifier-design/improved-vac...